

# TDT4160 DATAMASKINER GRUNNKURS EKSAMEN

8. AUGUST, 2007, 09:00-13:00

#### Kontakt under eksamen:

Marius Grannæs 73590670

#### Tillatte hjelpemidler:

D.

Ingen trykte eller handskrivne hjelpemiddel er tillat. Enkel godkjent kalkulator er tillete.

#### Målform:

Nynorsk

Viss ikkje anna er gitt tel deloppgåver likt.

### OPPGÅVE 1: DATAMASKINER GENERELT (20%)

I Figur 1 er ei maskin med så kalla "Von Neumann architecture" frå rundt 1945 skissert.

a. Forklar kort kva som var revolusjonerande med denne løysinga.



Figur 1: Von Neumann architecture.

- b. Forklar kort kva oppgåve dei ulike delene i blokkskjemet har.
- c. Kva skil verkemåten og prinsippa som von Neumann skisserte frå moderne prosessorar?

### OPPGÅVE 2: MIKROARKITEKTUR OG MIKROINSTRUK-SJONAR (20% (5% PÅ A OG B; 10% PÅ C))

Bruk vedlagte diagram og tabellar for IJVM til å løyse oppgåvene.

- a. Forklar funksjonen til Felta Addr og J (JAM) i MIR (MicroInstruction Register).
- b. IJVM sin styreeining nyttar "microprogram". Ta utgangspunkt i skissa i Figur 4 og forklar kva som er karakteristisk ved denne løysinga. Kva alternativ løysing eksisterar og kva karakteriserar eit mogleg alternativ?

c. Register H inneheld hex(AA00).
 Register TOS innheld hex(5500).
 Register OPC innheld hex(A00A).
 Register SP innheld hex(7FFF).

Kva ligg i register H, TOS, OPC og SP etter at dei to følgjande mikroinstruksjonane er utført?

Mikroinstruksjon 1: *ALU: 010100, C: 100000000, Mem: 0, B: 0111* Mikroinstruksjon 2: *ALU: 111100, C: 001000000, Mem: 0, B: 1000* 

Sjá vekk frá felta Addr og J i mikroinstruksjonsformatet.

## OPPGÅVE 3: AUKE YTING (20%)

- a. Kva tyder det at ein prosessor er superskalar?
- b. Kva meinast med omgrepa instruksjonsnivåparallelitet og prosessornivåparallelitet?
- c. Anta at ein prosessor har eit samleband med tre trinn som vist i Figur 2(a). Kvart trinn i samlebandet har ein gitt forsinking. I Figur 2(b) er eit fem-trinns samleband vist med gitte trinn forsinkelsar. Kva er maksimal klokkefrekvens for dei to samlebanda?



- (a) Samleband med tre steg.
- (b) Samleband med fem steg.

Figur 2: Samleband med gitt forsinking.

# OPPGÅVE 4: SUPERSKALARE PROSESSORAR OG CHIP MULTI-PROSESSORER (CMP) (10%)

- a. Eit program som utfører fire operasjonar:
  - 1 R3 = R3 \* R5
  - 2 R4 = R3 + 1
  - 3 R3 = R5 + 1
  - 4 R7 = R3 \* R4

R(nummer) viser til registernummer. Identifiser og forklar dataavhengnadar i programmet skissert over.

b. Ein CMP kan ha heterogene eller homogene kjernar. Kva meinast med dette?

### OPPGÅVE 5: DIVERSE (30% (10% PÅ A; 4% PÅ B — F))

I oppgåve b — f skal du ta stilling til om påstandane er korrekte eller ikkje. Korrekte svar gir 4% utteljing, feil svar gir 2% straff. Veit ikkje (ikkje svar) gir inga utteljing (eller straff).

a. I Figur 3 er EPROM, RAM og PIO kobla til ein felles buss. Alle einingane har aktivt lågt (logisk "0") CS (Chip Select) signal.



Figur 3: Adressedekoding.

Adresseområde for EPROM, RAM og PIO skal vere:

- EPROM: hex(0000) hex(07FF)
- RAM: hex(8000) hex (87FF)
- PIO: hex(C000) hex(FFFF)

MEN det virkar ikkje som tenkt: Kva er feil i Figur 3 og kva kan gjerast for at verkemåten skal verte korrekt?

- b. IJVM har ein multiplikasjonseining.
- c. RISC-prosessorar nyttar ofte "hardwired" styreeining.
- d. I eit "scoreboard" kan ein lese ut antal gonger eit register er brukt som kilde av instruksjonane som er "aktive" (under utføring).
- e. IJVM har meir til felles med CISC enn RISC maskiner.
- f. Ein versjon av prosessoren 8051 har multipleksa 8 bit databuss og 16 bit adressebuss. Denne versjonen av 8051 kan adressere 64KB minne.

## IJVM vedlegg



Figur 4: Blokkdiagram (IJVM).



Figur 5: Mikroinstruksjonsformat (IJVM).

| Fo | F, | ENA | ENB | INVA | INC | Function  |
|----|----|-----|-----|------|-----|-----------|
| 0  | 1  | 1   | 0   | 0    | 0   | Α         |
| 0  | 1  | 0   | 1   | 0    | 0   | В         |
| 0  | 1  | 1   | 0   | 1    | 0   | Ā         |
| 1  | 0  | 1   | 1   | 0    | 0   | В         |
| 1  | 1  | 1   | 1   | 0    | 0   | A + B     |
| 1  | 1  | 1   | 1   | 0    | 1   | A + B + 1 |
| 1  | 1  | 1   | 0   | 0    | 1   | A + 1     |
| 1  | 1  | 0   | 1   | 0    | 1   | B+1       |
| 1  | 1  | 1   | 1   | 1    | 1   | B – A     |
| 1  | 1  | 0   | 1   | 1    | 0   | B – 1     |
| 1  | 1  | 1   | 0   | 1    | 1   | -A        |
| 0  | 0  | 1   | 1   | 0    | 0   | A AND B   |
| 0  | 1  | 1   | 1   | O    | Ü   | A OR B    |
| 0  | 1  | 0   | 0   | 0    | 0   | 0         |
| 1  | 1  | 0   | 0   | 0    | 1   | 1         |
| 1  | 1  | 0   | 0   | 1    | 0   | -1        |

SLR1 SLL8 Function

0 0 No shift

0 1 Shift 8 bit left

1 0 Shift 1 bit right

Figur 6: Funksjonstabell for ALU (IJVM).



Figur 7: Timingdiagram (IJVM).